

# 计算机系统原理第二次实验报告

# 小组成员及分工

| 姓名      | 班级       | 学号           | 分工                                           |
|---------|----------|--------------|----------------------------------------------|
| 鲍泓<br>睿 | 密码1<br>班 | 202200460076 | SIMD指令集优化初步实现以及最终优化、性能分析与改进<br>以及相应部分的报告撰写   |
| 高钲超     | 密码1<br>班 | 202200460136 | SIMD指令集优化的SSE指令集尝试、卷积运算的GPU优化<br>以及相应的报告撰写   |
| 陈万<br>里 | 网安2<br>班 | 202200460153 | SIMD指令集最终优化、SIMD与多线程优化、加速分析对<br>比以及相应部分的报告撰写 |
| 郑傲<br>宇 | 网安2<br>班 | 202222460130 | 基准测试、实验结果与优化分析以及相应部分的报告撰写                    |

## 目录

#### 2 实验环境

- 2.1 硬件环境
- 2.2 软件环境

#### 3 实验原理及优化思路

- 3.1 SIMD 指令集
- 3.2 卷积运算
- 3.3 优化思路

#### 4 实验过程

- 4.1 利用 SIMD 指令集优化
  - 4.1.1 简单的正确性测试
  - 4.1.2 初步实现
  - 4.1.3 初步实现分析
  - 4.1.4 最终优化
  - 4.1.5 最终优化分析
- 4.2 其它优化
  - 4.2.1 利用多线程与 SIMD 指令集优化
  - 4.2.2 利用 GPU 进行优化
    - 4.2.2.1 GPU 尝试思路
    - 4.2.2.2 代码实现
    - 4.2.2.3 运行结果
    - 4.2.2.4 结果分析
    - 4.2.2.5 新的尝试

#### 5 基准测试

- 5.1 环境说明
- 5.2 单线程基准性能
  - 5.2.1 测试数据
- 5.3 最终优化性能
- 5.4 初步结论
- 5.5 单线程与优化后性能对比,不同 Image 大小下的性能
- 5.6 Profiling

#### 6 实验结果与优化分析

- 7参考资料
- 8 附录

## 1 实验要求

使用SIMD指令集(可以结合其他优化方式),对卷积算法进行优化,分析实验结果是否符合预期,探讨优化结果符合预期的原因或导致优化效果未达预期的因素。

#### • 注意事项:

- 1. SIMD指令集的头文件根据编译器的实现不同而略有差异,有的代码的写法是依赖编译器版本的,但是文档中提到的方法都会被实现。
- 2. "其他优化方式"包括但不限于利用程序的时间、空间局部性进行程序算法的优化,如果你用到了这些方法,请在报告中说明这些方法的原理和效果。
- 3. 关于矩阵的输入规模,请自行调整,方便测试即可。一般来说,卷积核的长度是奇数的,为了降低难度,使用偶数长度的卷积核即可。另外卷积核规模不宜过大。
- 4. 矩阵中单个数据的位宽不作限制,可以灵活调整,多做尝试。
- 5. 在报告中展示加速思路、方法、数据规模和对应的加速效果。程序实际执行时间还取决于编译器种类、优化选项、操作系统、CPU型号等因素,本实验需要控制这些无关因素不变,对比原始卷积运算和优化后的加速效果。
- 考察重点:
- 1. SIMD编程
- 2. 实验设计、数据统计方法与分析结论

# 2 实验环境

若无特殊说明, 基准测试均在以下环境内运行

## 2.1 硬件环境

| CPU | Intel i7-12700H 6P8E P Core @4.70 GHz E Core@3.50 GHz (在 Linux 内核下,CPU<br>0-11 为 P 核心,12-19 为 E 核心) |
|-----|-----------------------------------------------------------------------------------------------------|
| RAM | 64G DDR5 4800MHz Dual Channel                                                                       |

## 2.2 软件环境

| 操作系统内核        | Linux kernel 6.8.4                                        |
|---------------|-----------------------------------------------------------|
| 编译器           | GCC 13.2.1 target x86_64-pc-linux-gnu                     |
| 编译选项 (无 SIMD) | gcc -o convolution ./convolution.c -03                    |
| 编译选项(AVX2)    | gcc -o convolution ./convolution.c -03 -mavx2             |
| 测试命令          | taskset -c 0-11 /usr/bin/perf stat -d -d -d ./convolution |

## 3 实验原理及优化思路

以下将介绍本实验的相关背景知识,以及根据研究得出来的相应优化思路。

### 3.1 SIMD 指令集

通过查阅相关知识,我们学习了关于 SIMD 指令集的相关知识。以下我们将简要介绍与本次实验相关的背景知识,以便后续开展实验操作。

SIMD (Single Instruction, Multiple Data) 指令集是一种计算机处理器支持的并行计算指令集。它允许一条指令同时操作多个数据元素,从而实现高效的并行计算。SIMD 本质上是采用一个控制器来控制多个处理器,同时对一组数据中的每一条分别执行相同的操作,从而实现空间上的并行性的技术。

SIMD 架构的计算机之所以能够并行化执行四个浮点数(甚至更多)操作的原因是支持 SIMD 指令的 CPU 在设计时增加了一些专用的向量寄存器。SIMD 向量寄存器的长度往往大于通用寄存器,比如 SEE 的 XMM寄存器的长度为 128 位,AVX 和 AVX2 的 YMM 寄存器为 256 位。因此,这些专用的向量寄存器可以同时放入多个数据。但需要注意,这里放入的多个数据需要保证数据类型是一致的。

目前,大多数 CPU 已经支持了 MMX、SSE/SSE2/SSE3/SSE4/SSE5、AVX、AVX2等指令集。具体查看电脑支持何种指令集可以用 CPU-Z 等软件或者是在 Linux 中,键入 Iscpu 来查看 CPU 的基础信息。

其中,不同的指令集有不同的数据类型、向量寄存器及其指令函数(intrinsic function),以下只做简要介绍:

#### • 数据类型

- 1. SSE 有三种类型定义 \_m128, \_m128d 和 \_m128i, 分别用以表示单精度浮点型、双精度浮点型和整型。
- 2. AVX/AVX2 有三种类型定义 \_m256, \_m256d 和 \_m256i, 分别用以表示单精度浮点型、双精度浮点型和整型。

#### • 向量寄存器

- 1. SSE 和 AVX 各自有16个寄存器,SSE 的16个寄存器为 XMM0 XMM15, XMM 是 128 位寄存器,而 YMM 是 256 位寄存器。XMM 寄存器也可以用于使用类似 x86-SSE 的单精度值或者双精度值执行标量浮点运算。
- 2. 支持 AVX 的x86-64处理器包含 16 个 256 位大小的寄存器,名为 YMM0~YMM15。每个 YMM 寄存器的低阶 128 位的别名是相对应的XMM寄存器。大多数 AVX 指令可以使用任何一个 XMM 或者 YMM 寄存器作为 SIMD 操作数。

#### • Intrinsic Function

Intrinsic function 类似于 high level 的汇编,开发者可以无痛地将 instinsic function 同 C/C++ 的高级语言特性(如分支、循环、函数和类)无缝衔接。因为篇幅原因,在此只对 AVX2 指令集中常用的 instinsic function 做出介绍,以便后续实验操作。

| instinsic function   | 操作                                         |
|----------------------|--------------------------------------------|
| _mm256_setzero_si256 | 生成一个 256 位的向量,其中所有位都被设置为 0                 |
| _mm256_loadu_si256   | 从内存地址加载 256 位(或 32 字节)的数据到 256 位的 SIMD 寄存器 |
| _mm256_set1_epi32    | 将一个 32 位整数复制到 256 位 SIMD 寄存器的所有元素中         |

| instinsic function   | 操作                                            |
|----------------------|-----------------------------------------------|
| _mm256_mullo_epi32   | 用于执行两个 256 位 SIMD 寄存器中的 32 位整数的逐元素乘法          |
| _mm256_storeu_si256  | 用于将一个 256 位的 SIMD 寄存器的内容存储到内存中                |
| _mm256_add_epi32     | 用于执行两个 256 位 SIMD 寄存器中的对应 32 位整数的加法           |
| _mm256_hadd_epi32    | 用于执行两个 256 位 SIMD 寄存器中的 32 位整数的水平加法(相邻两个数的加法) |
| _mm256_extract_epi32 | 用于从一个 256 位 SIMD 寄存器中提取一个 32 位整数              |

利用 SIMD 指令集进行程序优化主要是将代码重写为向量操作的形式,以便利用 SIMD 指令并行处理数据。其中要将数据以向量的形式存储,一般要确保数据在内存中的地址对齐,以避免因未对齐访问而引起的性能损失,例如在矩阵运算时,按照先行索引后列索引的方式访问内存地址,提取一行的数据(因为在内存中是连续存放的)比先按列后按行索引访问要更快。之后利用指令对整个向量进行相应数据操作。利用该操作可以同时对多个数据元素执行相同的操作,通过并行性来提高性能。

### 3.2 卷积运算

关于卷积运算,实验指导书中已经介绍的较为详细,以下只对其原理做简要介绍,主要结合代码分析原代码的实现操作。

本实验考虑的是两个矩阵之间进行的运算,其中一个是"输入矩阵",规模较大,另一个是"核",规模较小。卷积执行过程中,从输入矩阵的左上角开始。核覆盖输入矩阵的一部分,这部分与核的大小相匹配。然后,将核的每个元素与其下方输入矩阵相对应位置的元素相乘,并将这些乘积求和,结果作为卷积操作的结果的一部分存储在一个新的"输出矩阵"中。然后滑动"核",覆盖新的部分元素,重复这个过程并将结果存储在输出矩阵的新的位置。其运行过程如下图所示:



下面结合实验相关原代码进行分析。代码也是按照图中所示顺序,从左上往右下移动卷积核进行卷积运算。首先对对图像(规模较大的输入矩阵)中的每个像素进行迭代,之后对卷积核中的每个元素进行迭代,并进行卷积运算,完成一次就存到结果矩阵的相应位置,之后移动卷积核。以下是原代码添加注释后的详细解释:

1 //原代码

2 // 定义卷积函数,它接受一个图像、一个卷积核和一个结果数组作为参数

void convolve66(const int\* image, size\_t image\_rows, size\_t image\_cols,

```
const int* kernel, size_t kernel_rows, size_t kernel_cols,
5
       int* result) {
       // 对图像中的每个像素进行迭代
6
7
       for (size_t i = 0; i <= image_rows - kernel_rows; ++i) { // 先按照行从上往
    下进行迭代
8
          for (size_t j = 0; j <= image_cols - kernel_cols; ++j) { // 再按照列从
    左往右进行迭代
9
              // 初始化求和变量
10
              int sum = 0;
              // 对卷积核中的每个元素进行迭代,并进行相应的乘加操作
11
              for (size_t ki = 0; ki < kernel_rows; ++ki) { // 先按照行从上往下进
12
   行迭代
13
                 for (size_t kj = 0; kj < kernel_cols; ++kj) { // 再按照列从左往
   右进行迭代
                     // 将图像的当前像素与卷积核的当前元素相乘, 然后加到求和变量上
14
15
                     sum += image[(i + ki) * image\_cols + (j + kj)] *
   kernel[ki * kernel_cols + kj];
16
                  }
17
18
              // 进行完一个卷积核的迭代,将求和结果存储在结果数组中
19
              result[i * (image_cols - kernel_cols + 1) + j] = sum;
20
          }
21
       }
22 }
```

### 3.3 优化思路

根据上述分析,在进行卷积运算的时候,卷积核与输入矩阵是按照先行后列,从左上往右下的顺序依次进行的,此时无论是卷积核还是输入矩阵中的数据在内存中都是连续排列的。因此我们可以从每一行的开始取出一片连续的内存地址加载到 SIMD 的向量寄存器中,即把矩阵中的数据加载到 SIMD 指令集的向量中,对一行的所有元素进行整体操作。之后再在下一行进行相同的操作。由于该实验中,卷积核的规模是 8\*8 大小的矩阵,而在 AVX2 指令集中,正好可以对 256-bit 的数据进行相应的向量操作,也就是 8 个 32-bit 的整数,一个向量对应卷积核的一行,每个卷积核操作中由上往下通过 SIMD 指令,对一行的数据进行卷积运算,之后由上往下进行累加,最后再对一行向量的数据累加得到最后结果。之后移动卷积核,进行下一个卷积运算。

也就是说,优化的关键是拆除最内层 for 循环,转化成将矩阵一整行数据的存储到 256-bit 的向量中进行整体运算。

## 4 实验过程

以下会介绍我们的 SIMD 指令集优化、多线程与 SIMD 指令集结合优化、GPU 优化等多种优化过程。其中包括一些"其他优化方式"(包括但不限于利用程序的时间、空间局部性进行程序算法的优化),会有所介绍。

## 4.1 利用 SIMD 指令集优化

根据上述优化思路, 我们利用 AVX2 指令集实现了 SIMD 指令集优化。

#### 4.1.1 简单的正确性测试

在进行 SIMD 编程的过程中,会遇到各种小问题,我们需要 debug 进行解决。在这里我们编写了一个 debug 打印向量的代码,用来进行 debug 和分析,方便处理正确性问题,发现问题和解决问题。使用的时候直接将需要 debug 的向量作为参数传入函数即可。

```
void print_m256i(__m256i vec) {
   int values[8];
   _mm256_storeu_si256((__m256i*)values, vec);

printf("values: ")
   for (int i = 0; i < 8; ++i) {
       printf("%d ", values[i]);
   }

printf("\n");
}</pre>
```

可以利用该代码进行后续操作的正确性测试。

### 4.1.2 初步实现

卷积核的移动过程不变,即总体 for 循环的迭代顺序不变。在进行卷积核元素的迭代之前,首先利用 \_mm256\_setzero\_si256() 指令,初始化求和变量为 256-bit 长的向量,之后取消内层 for 循环遍历卷积核的每一行中的元素,改为取卷积核以及输入矩阵每一行的第一个元素的地址,再利用 \_mm256\_loadu\_si256() 指令,从两个地址分别取连续 256-bit 长度的地址,加载到两个 SIMD 256-bit 寄存器中,即将每行的所有数据加载到 8 个 32-bit 整数的向量中,然后利用 \_mm256\_mullo\_epi32() 指令,将这两个向量整体进行对应元素的相乘操作,完成后再由上往下每层迭代以上操作,最后利用 \_mm256\_hadd\_epi32() 指令将 sum 向量中的每个元素相加求和,利用 \_mm256\_storeu\_si256() 指令存储到结果数据矩阵相应位置中。具体实现代码如下:

```
void convolve(const int* image, size_t image_rows, size_t image_cols,
2
       const int* kernel, size_t kernel_rows, size_t kernel_cols,
3
       int* result) {
       // 对图像中的每个像素进行迭代
4
5
       for (size_t i = 0; i <= image_rows - kernel_rows; ++i) {
           for (size_t j = 0; j <= image_cols - kernel_cols; ++j) {
6
7
               // 初始化求和变量
8
               __m256i sum = _mm256_setzero_si256();
9
               // 对卷积核中的每个元素进行迭代
               for (size_t ki = 0; ki < kernel_rows; ++ki) {
10
                   // 将图像的当前像素与卷积核的当前元素相乘,然后加到求和变量上
11
12
                   const int* image_ptr = &image[(i + ki) * image_cols + j];
                   const int* kernel_ptr = &kernel[ki * kernel_cols];
13
```

```
14
                    // 加载数据到 SIMD 寄存
15
                    __m256i image_vec = _mm256_loadu_si256((__m256i*)image_ptr);
16
                    __m256i kernel_vec =
    _mm256_loadu_si256((__m256i*)kernel_ptr);
17
                    __m256i prod = _mm256_mullo_epi32(image_vec, kernel_vec);
18
                    sum = _mm256_add_epi32(sum, prod);
19
20
                // 将求和结果存储在结果数组中
                sum = _mm256_hadd_epi32(sum, sum);
21
22
                sum = _mm256_hadd_epi32(sum, sum);
23
                sum = _mm256_hadd_epi32(sum, sum);
24
                _mm256_storeu_si256((__m256i*)(&result[i * (image_cols -
    kernel\_cols + 1) + j]), sum);
25
            }
26
        }
27
    }
```

#### 4.1.3 初步实现分析

以上代码实现了初步的 SIMD 指令集优化,该优化在初步运行分析中,正确性没有问题,运算速度大约可以实现 2 倍的加速(严格分析见后续测试)。但我们在后续运行分析中,发现该代码仍有可以优化的空间。例如在最后进行向量的元素求和中,我们利用 \_mm256\_hadd\_epi32() 指令将向量中的相邻元素两两求和,重复三次该操作,一共要进行 3\*4 次加和操作,且每次操作都需要等待上条指令执行完毕,无法进行流水线优化,而且在循环判定条件中有多次运算操作增加指令数,同时,还可以通过循环展开进一步提高并行性进行优化。

### 4.1.4 最终优化

根据初步实现后的分析,我们决定进一步优化。首先我们将最后的向量的元素求和操作从之前的整体向量累加改为先将向量的元素赋值到数组中,再对数组中的元素进行依次累加,且通过循环展开,每次处理两个元素,以提高运行速度,这样运算次数降低到8次且指令具有并行性;同时,我们在取地址的时,进行运算得到地址后直接将该地址加载到寄存器中,而不是先取值再传址,造成不必要的开销;最后,我们将image\_rows - kernel\_rows提前运算好,在循环判断中直接利用该值,以避免循环过程中每次判断时不必要的计算带来的指令数增加而造成开销。以下是修改之后的代码:

```
1
    void convolve(const int* image, size_t image_rows, size_t image_cols,
2
        const int* kernel, size_t kernel_rows, size_t kernel_cols,
3
       int* result) {
4
        // 对图像中的每个像素进行迭代
5
       int sum_array[8];
6
        size_t size= image_rows - kernel_rows ;
7
        for (size_t i = 0; i <= size; ++i) {
            for (size_t j = 0; j <= size; ++j) {
8
9
               // 初始化求和变量
               __m256i sum = _mm256_setzero_si256();
10
11
               // 对卷积核中的每个元素进行迭代
12
               for (size_t ki = 0; ki < kernel_rows; ++ki) {
                   // 将图像的当前像素与卷积核的当前元素相乘, 然后加到求和变量上
13
14
                   // 加载数据到 SIMD 寄存
15
                   _{m256i image\_vec} = _{mm256\_loadu\_si256((__m256i*)(image + (i)))}
    + ki) * image_cols + j));
16
                   __m256i kernel_vec = _mm256_loadu_si256((__m256i*)(kernel +
    ki * kernel_cols));
17
                   __m256i prod = _mm256_mullo_epi32(image_vec, kernel_vec);
```

```
18
                    sum = _mm256_add_epi32(sum, prod);
19
                }
20
                // 将求和结果存储在结果数组中
                int final_sum = 0;
21
22
                _mm256_storeu_si256((__m256i*)sum_array, sum);
23
                for (int k = 0; k < 8; k+=2) {
                    sum_array[k] += sum_array[k + 1];
24
25
                    final_sum += sum_array[k];
26
27
                result[i * (size + 1) + j] = final_sum;
28
29
        }
30 }
```

### 4.1.5 最终优化分析

使用以下 main() 函数进行初步性能测试:

```
1 #define IMAGE_ROWS 2048
 2
    #define IMAGE_COLS 2048
    // 将图像大小设置为 2048x2048
 4
    #define KERNEL_ROWS 8
 5
    #define KERNEL_COLS 8
 6
    #define RESULT_ROWS (IMAGE_ROWS - KERNEL_ROWS + 1)
 7
    #define RESULT_COLS (IMAGE_COLS - KERNEL_COLS + 1)
8
    int main() {
9
        int kernel[KERNEL_ROWS][KERNEL_COLS] = {
10
            \{1, 2, 1, 2, 1, 2, 1, 2\},\
11
            {2, 1, 2, 1, 2, 1, 2, 1},
12
            {1, 2, 1, 2, 1, 2, 1, 2},
13
            {1, 2, 1, 2, 1, 2, 1, 2},
14
            \{1, 2, 1, 2, 1, 2, 1, 2\},\
15
            \{1, 2, 1, 2, 1, 2, 1, 2\},\
16
            {1, 2, 1, 2, 1, 2, 1, 2},
17
            {1, 2, 1, 2, 1, 2, 1, 2}
18
        }:
19
        srand(time(NULL));
20
        for (int i = 0; i < IMAGE_ROWS; ++i) {
21
            for (int j = 0; j < IMAGE\_COLS; ++j) {
22
                image[i][j] = rand() % 256; // 使用0-255之间的模式填充图像
23
            }
24
25
        convolve((int *)image, IMAGE_ROWS, IMAGE_COLS, (int *)kernel,
    KERNEL_ROWS, KERNEL_COLS, (int *)result);
26
        long long R=0;
        for (int i = 0; i < RESULT_ROWS; ++i) {
27
28
            for (int j = 0; j < RESULT_COLS; ++j) {
29
                R+=result[i][j];
30
            }
31
32
        printf("%11d\n", R); // 防止整个函数被编译器优化掉
33
        return 0;
34
    }
```

| 1 2 | Performance c            | counter stats for './convolution             | n': |      |         |           |
|-----|--------------------------|----------------------------------------------|-----|------|---------|-----------|
| 3   | 77.04                    | msec task-clock:u                            |     | #    | 0.992   | CPUS      |
| 4   | utilized                 |                                              |     | ,,   | 0.000   | ,         |
| 4   | 0                        | context-switches:u                           |     | #    | 0.000   | /sec      |
| 5   | 0                        | cpu-migrations:u                             |     | #    | 0.000   | /sec      |
| 6   | 7,715                    | page-faults:u                                |     | #    | 100.142 | K/sec     |
| 7   | <not counted=""></not>   | <pre>cpu_atom/cycles/u (0.00%)</pre>         |     |      |         |           |
| 8   | 303,679,551              | cpu_core/cycles/u (30.06%)                   |     | #    | 3.942   | GHZ       |
| 9   | <not counted=""></not>   | cpu_atom/instructions/u                      |     |      |         |           |
|     |                          | (0.00%)                                      |     |      |         |           |
| 10  | 502,296,623              | <pre>cpu_core/instructions/u (37.83%)</pre>  |     |      |         |           |
| 11  | <not counted=""></not>   | <pre>cpu_atom/branches/u (0.00%)</pre>       |     |      |         |           |
| 12  | 98,781,664               | <pre>cpu_core/branches/u (45.62%)</pre>      |     | #    | 1.282   | G/sec     |
| 13  | <not counted=""></not>   | <pre>cpu_atom/branch-misses/u (0.00%)</pre>  |     |      |         |           |
| 14  | 178,808                  | <pre>cpu_core/branch-misses/u (53.41%)</pre> |     |      |         |           |
| 15  | Topdow                   | nL1 (cpu_core)                               | #   | 62.0 | %       |           |
|     | tma_backend_bound        | (000_0010)                                   |     | 02.0 | ,,      |           |
| 16  | ema_backena_boana        |                                              | #   | 0.8  | %       |           |
|     | tma_bad_speculation      |                                              |     |      |         |           |
| 17  |                          |                                              | #   | 3.1  | %       |           |
|     | tma_frontend_bound       |                                              |     |      |         |           |
| 18  |                          |                                              | #   | 34.1 | % tma_  | _retiring |
|     | (61.20%                  |                                              |     |      |         |           |
| 19  | <not counted=""></not>   | L1-dcache-loads:u<br>(0.00%)                 |     |      |         |           |
| 20  | 124,288,173              | L1-dcache-loads:u<br>(68.99%)                |     | #    | 1.613   | G/sec     |
| 21  | <not supported=""></not> | L1-dcache-load-misses:u                      |     |      |         |           |
| 22  | 1,745,500                | L1-dcache-load-misses:u (69.21%)             |     |      |         |           |
| 23  | <not counted=""></not>   | LLC-loads:u<br>(0.00%)                       |     |      |         |           |
| 24  | 5,271                    |                                              |     | #    | 68.419  | K/sec     |
| 25  | <not counted=""></not>   | LLC-load-misses:u (0.00%)                    |     |      |         |           |
| 26  | 5,703                    | LLC-load-misses:u                            |     |      |         |           |
|     |                          | (77.00%)                                     |     |      |         |           |
| 27  | <not counted=""></not>   | L1-icache-loads:u<br>(0.00%)                 |     |      |         |           |
|     |                          |                                              |     |      |         |           |

| 20 | anot cunnonted           | L1-icache-loads:u           |   |             |
|----|--------------------------|-----------------------------|---|-------------|
| 28 | <not supported=""></not> | LI-TCache-Toaus.u           |   |             |
| 29 | <not counted=""></not>   | L1-icache-load-misses:u     |   |             |
|    |                          | (0.00%)                     |   |             |
| 30 | 4,292                    |                             |   |             |
|    |                          | (31.01%)                    |   |             |
| 31 | <not counted=""></not>   | dTLB-loads:u                |   |             |
|    |                          | (0.00%)                     |   |             |
| 32 | 148,852,367              | dTLB-loads:u                | # | 1.932 G/sec |
|    |                          | (30.79%)                    |   |             |
| 33 | <not counted=""></not>   | dTLB-load-misses:u          |   |             |
|    |                          | (0.00%)                     |   |             |
| 34 | 18,414                   | dTLB-load-misses:u          |   |             |
|    |                          | (26.89%)                    |   |             |
| 35 | <not supported=""></not> | iTLB-loads:u                |   |             |
|    |                          |                             |   |             |
| 36 | <not supported=""></not> | iTLB-loads:u                |   |             |
| 37 | <not counted=""></not>   | iTLB-load-misses:u          |   |             |
| 37 | <not counted=""></not>   | (0.00%)                     |   |             |
| 38 | 291                      |                             |   |             |
|    |                          | (23.00%)                    |   |             |
| 39 | <not supported=""></not> | L1-dcache-prefetches:u      |   |             |
|    |                          |                             |   |             |
| 40 | <not supported=""></not> | L1-dcache-prefetches:u      |   |             |
|    |                          |                             |   |             |
| 41 | <not supported=""></not> | L1-dcache-prefetch-misses:u |   |             |
|    |                          |                             |   |             |
| 42 | <not supported=""></not> | L1-dcache-prefetch-misses:u |   |             |
|    |                          |                             |   |             |
| 43 |                          |                             |   |             |
| 44 | 0.077655416              | seconds time elapsed        |   |             |
| 45 |                          |                             |   |             |
| 46 |                          | seconds user                |   |             |
| 47 | 0.003362000              | seconds sys                 |   |             |
|    |                          |                             |   |             |

#### 对比无 SIMD 优化的性能:

```
Performance counter stats for './convolution':
2
3
            117.01 msec task-clock:u
                                                    # 0.995 CPUs
  utilized
                 0 context-switches:u
                                                    # 0.000 /sec
5
                 O cpu-migrations:u
                                                        0.000 /sec
               page-faults:u
                                                      4.760 K/sec
6
7
                      cpu_atom/cycles/u
       <not counted>
                   (0.00\%)
        518,618,018
                      cpu_core/cycles/u # 4.432 GHz
                    (30.80%)
                      cpu_atom/instructions/u
       <not counted>
                    (0.00\%)
```

| 10 | 1,972,722,785            | cpu_core/instructions/u               |   |      |                |
|----|--------------------------|---------------------------------------|---|------|----------------|
| 11 | <not counted=""></not>   | (38.49%)  cpu_atom/branches/u (0.00%) |   |      |                |
| 12 | 252,702,884              |                                       |   | #    | 2.160 G/sec    |
| 13 | <not counted=""></not>   | cpu_atom/branch-misses/u (0.00%)      |   |      |                |
| 14 | 173,241                  | cpu_core/branch-misses/u (53.85%)     |   |      |                |
| 15 | Topdov                   | vnL1 (cpu_core)                       | # | 35.4 | %              |
| 16 | tma_backend_bound        |                                       | # | 0.8  | %              |
| 17 | tma_bad_speculation      | 1                                     | # | 3.9  | %              |
| Δ/ | tma_frontend_bound       |                                       | " | 3.3  | 70             |
| 18 | (64 540                  | 0                                     | # | 59.9 | % tma_retiring |
| 19 | (61.54%                  | 6)<br>L1-dcache-loads:u               |   |      |                |
| 13 | vioc courrecas           | (0.00%)                               |   |      |                |
| 20 | 330,713,506              | L1-dcache-loads:u (69.23%)            |   | #    | 2.826 G/sec    |
| 21 | <not supported=""></not> | L1-dcache-load-misses:u               |   |      |                |
| 22 | 1,841,798                | L1-dcache-load-misses:u (70.26%)      |   |      |                |
| 23 | <not counted=""></not>   | LLC-loads:u<br>(0.00%)                |   |      |                |
| 24 | 2,361                    | LLC-loads:u<br>(72.83%)               |   | #    | 20.177 K/sec   |
| 25 | <not counted=""></not>   | LLC-load-misses:u<br>(0.00%)          |   |      |                |
| 26 | 2,036                    |                                       |   |      |                |
| 27 | <not counted=""></not>   | (75.39%) L1-icache-loads:u            |   |      |                |
| 28 | <not supported=""></not> | (0.00%)<br>L1-icache-loads:u          |   |      |                |
| 29 | <not counted=""></not>   | L1-icache-load-misses:u (0.00%)       |   |      |                |
| 30 | 991                      | L1-icache-load-misses:u (30.77%)      |   |      |                |
| 31 | <not counted=""></not>   | dTLB-loads:u                          |   |      |                |
| 32 | 384,217,307              | (0.00%)<br>dTLB-loads:u               |   | #    | 3.284 G/sec    |
| 33 | <not counted=""></not>   | (29.74%)<br>dTLB-load-misses:u        |   |      |                |
| 34 | 99                       | (0.00%)<br>dTLB-load-misses:u         |   |      |                |
| 35 | <not supported=""></not> | (27.17%)<br>iTLB-loads:u              |   |      |                |
| 36 | <not supported=""></not> | iTLB-loads:u                          |   |      |                |
| 37 | <not counted=""></not>   | iTLB-load-misses:u (0.00%)            |   |      |                |
|    |                          |                                       |   |      |                |

```
38
                    93 iTLB-load-misses:u
                       (24.61\%)
                          L1-dcache-prefetches:u
39
       <not supported>
40
       <not supported>
                           L1-dcache-prefetches:u
41
       <not supported>
                       L1-dcache-prefetch-misses:u
42
       <not supported>
                          L1-dcache-prefetch-misses:u
43
44
           0.117559937 seconds time elapsed
45
           0.113778000 seconds user
46
47
           0.003314000 seconds sys
```

可见 CPU Instuction 数量在优化后仅为优化前的 25.46%,但由于 SIMD 指令 Latency 较高与 cache miss 等因素,优化后的 cycles 为优化前的 58.55%。在 -O3 编译器优化等级下,编译器会自动进行循环展开等,由于关键计算已经被向量化,所以在不对原始代码进行自动向量化的情况下,编译器自动向量化对本实验影响较小。

## 4.2 其它优化

除了利用 AVX2 指令集优化外,我们还尝试做了其他方面的优化,具体情况如下。

### 4.2.1 利用多线程与 SIMD 指令集优化

SIMD的优化方式,在相同思路下还有如下代码,对于寄存器具有更强的节约性,使得更加适用于多线程。基本思路相同的,就是将卷积核的数据一行八个作为数据传入256的向量寄存器,从而实现以八个为一次的计算从而达到加速的效果。

```
void convolve_better(const int* image, size_t image_rows, size_t image_cols,
                          const int* kernel, size_t kernel_rows, size_t
2
    kernel_cols,
                          int* result) {
        for (size_t i = 0; i <= image_rows - kernel_rows; ++i) {</pre>
            for (size_t j = 0; j \leftarrow image_cols - kernel_cols; ++j) {
 6
                __m256i sum = _mm256_setzero_si256();
                for (size_t k = 0; k < kernel_rows; ++k) {</pre>
                  //读取image和kernel的值
 8
9
                   __m256i image_val = _mm256_loadu_si256((__m256i*)(image +
    (i+k) * image\_cols + j));
                   __m256i kernel_val = _mm256_loadu_si256((__m256i*)(kernel + k
10
    * kernel_cols));
                   sum = _mm256_add_epi32(sum, _mm256_mullo_epi32(image_val,
11
    kernel_val));
12
13
                int sum_array[8];
                _mm256_storeu_si256((__m256i*)sum_array, sum);
14
15
                int final_sum = 0;
                for (int k = 0; k < 8; k++) {
16
17
                     final_sum += sum_array[k];
18
19
                result[i * (image_cols - kernel_cols + 1) + j] = final_sum;
```

将以上代码进行多线程编写。最初的思路是想将所有的k内循环做多线程,后来发现这样太过频繁开启线程,不利于优化。我们改变思路,将结果的卷积平分为线程数的份数,然后对这些值进行多线程计算。其中最后一份,以result\_row-1为值。这样能够保证线程不被频繁的开启,而且还能够进行优化。

简单来说,我们把所有的工作平分给了各个线程。

```
size_t start_i = t * rows_per_thread;
size_t end_i = (t == num_threads - 1) ? (image_rows - kernel_rows) :
(start_i + rows_per_thread - 1);
```

我们使用这个结构体来传递数据。

```
1
   typedef struct {
2
       const int* image;
3
       size_t image_rows;
4
       size_t image_cols;
5
       const int* kernel;
       size_t kernel_rows;
6
7
       size_t kernel_cols;
8
       int* result;
9
        size_t start_i;
10
        size_t end_i;
11 } ThreadArgs;
```

我们编写测试脚本进行测试:

```
1 echo "-----"
2
  original_output=$(gcc -g -03 -mavx2 bhr.c -o bhr && ./bhr)
   rm original.log
3
   echo "$original_output" >>original.log
   original_time=$(echo "$original_output" | grep -oE '[0-9]+\.[0-9]+' | head
5
   -1)
6
7
   echo "-----"
8
9
   newcode_output=$(gcc -g -03 -mavx2 ./cwl_thread.c -o cwl && ./cwl)
10
   rm cwl.log
   echo "$newcode_output" >>cwl.log
11
   newcode_cwltime=$(echo "$newcode_output" | grep -oE '[0-9]+\.[0-9]+' | head
12
   -1)
13
   echo "Comparison:"
14
15
   echo -e "\033[1;32m[+] \033[0mOriginal code: $original_time milliseconds"
  # echo -e "\033[1;32m[+] \033[0mbhr's code: $newcode_time milliseconds"
16
   echo -e "\033[1;32m[+] \033[0mcwl's code: $newcode_cwltime milliseconds"
17
   # echo -e "\033[1;32m[+] \033[0mzay's code: $newcode_zaytime milliseconds"
18
19
   # 计算加速比(original_time和newcode_cwltime的比值)
   echo "[!] faster $(echo "scale=2; $original_time / $newcode_cwltime" | bc)"
```

```
\lambda \sim /Progress/2024-3/csapp/2/./test.sh
   -----ORIGINAL-----
 -------CWLCODE------
Comparison:
[+] Original code: 127.947000 milliseconds
[+] cwl's code: 8.717000 milliseconds
[!] faster 14.67
\lambda \sim /Progress/2024-3/csapp/2/./test.sh
------ORIGINAL------
 -----CWLCODE-----
Comparison:
[+] Original code: 130.394000 milliseconds
[+] cwl's code: 9.326000 milliseconds
[!] faster 13.98
\lambda \sim /Progress/2024-3/csapp/2/./test.sh
----------ORIGINAL------
-----CWLCODE----
Comparison:
[+] Original code: 133.238000 milliseconds
[+] cwl's code: 8.557000 milliseconds
[!] faster 15.57
\lambda \sim /Progress/2024-3/csapp/2/./test.sh
-----ORIGINAL-----
Comparison:
[+] Original code: 128.412000 milliseconds
[+] cwl's code: 9.209000 milliseconds
[!] faster 13.94
λ ~/Progress/2024-3/csapp/2/
```

```
λ ~/Progress/2024-3/csapp/2/ ./test.sh
    ----ORIGINAL----
         ·---CWLCODE----
Comparison:
[+] Original code: 11.891000 milliseconds
[+] cwl's code: 1.588000 milliseconds
[!] faster 7.48
\lambda \sim /Progress/2024-3/csapp/2/./test.sh
-----ORIGINAL-----
  Comparison:
[+] Original code: 12.668000 milliseconds
[+] cwl's code: 1.775000 milliseconds
[!] faster 7.13
λ ~/Progress/2024-3/csapp/2/ ./test.sh
  -------ORIGINAL-------
       -----CWLCODE-----
Comparison:
[+] Original code: 12.895000 milliseconds
[+] cwl's code: 1.667000 milliseconds
[!] faster 7.73
```

最后我们的完整代码如下, 最终实现了相应的加速。

```
1 #include <stdio.h>
2 #include <immintrin.h>
3 #include <stdlib.h>
4 #include <sys/time.h>
5 #include <pthread.h>
7
   #define IMAGE_ROWS 1024
8 #define IMAGE_COLS 1024
   #define KERNEL_ROWS 8
10 #define KERNEL_COLS 8
#define RESULT_ROWS (IMAGE_ROWS - KERNEL_ROWS + 1)
   #define RESULT_COLS (IMAGE_COLS - KERNEL_COLS + 1)
13
14
   typedef struct {
15
     const int* image;
16
      size_t image_rows;
17
      size_t image_cols;
      const int* kernel;
18
      size_t kernel_rows;
19
20
      size_t kernel_cols;
21
      int* result;
      size_t start_i;
```

```
23
     size_t end_i;
24
    } ThreadArgs;
25
    void* convolve_thread(void* arg) {
26
27
        ThreadArgs* args = (ThreadArgs*)arg;
28
        const int* image = args->image;
29
        size_t image_rows = args->image_rows;
30
        size_t image_cols = args->image_cols;
        const int* kernel = args->kernel;
31
        size_t kernel_rows = args->kernel_rows;
32
33
        size_t kernel_cols = args->kernel_cols;
34
        int* result = args->result;
        size_t start_i = args->start_i;
35
36
        size_t end_i = args->end_i;
37
38
        for (size_t i = start_i; i <= end_i; ++i) {</pre>
            for (size_t j = 0; j <= image_cols - kernel_cols; ++j) {</pre>
39
40
                __m256i sum = _mm256_setzero_si256();
                for (size_t k = 0; k < kernel_rows; ++k) {</pre>
41
                     __m256i image_val = _mm256_loadu_si256((__m256i*)(image +
42
    (i + k) * image\_cols + j));
43
                     __m256i kernel_val = _mm256_loadu_si256((__m256i*)(kernel +
    k * kernel_cols));
44
                     sum = _mm256_add_epi32(sum, _mm256_mullo_epi32(image_val,
    kernel_val));
45
                }
                int sum_array[8];
46
47
                _mm256_storeu_si256((__m256i*)sum_array, sum);
                int final_sum = 0;
48
49
                for (int k = 0; k < 8; k++) {
                     final_sum += sum_array[k];
50
51
                result[i * (image_cols - kernel_cols + 1) + j] = final_sum;
52
53
            }
54
        }
55
56
        pthread_exit(NULL);
57
58
59
    void convolve_better(const int* image, size_t image_rows, size_t
    image_cols,
                          const int* kernel, size_t kernel_rows, size_t
60
    kernel_cols,
61
                          int* result) {
62
        const int num_threads = 8; // 设置线程数量
63
        pthread_t threads[num_threads];
        ThreadArgs thread_args[num_threads];
64
65
        size_t rows_per_thread = (image_rows - kernel_rows + 1) / num_threads;
66
67
        for (int t = 0; t < num_threads; ++t) {</pre>
68
            size_t start_i = t * rows_per_thread;
69
            size_t end_i = (t == num_threads - 1) ? (image_rows - kernel_rows)
70
    : (start_i + rows_per_thread - 1);
            printf("start %d end %d\n", start_i, end_i);
71
72
```

```
73
              thread_args[t].image = image;
 74
              thread_args[t].image_rows = image_rows;
 75
              thread_args[t].image_cols = image_cols;
 76
              thread_args[t].kernel = kernel;
              thread_args[t].kernel_rows = kernel_rows;
 77
 78
              thread_args[t].kernel_cols = kernel_cols;
 79
              thread_args[t].result = result;
 80
              thread_args[t].start_i = start_i;
              thread_args[t].end_i = end_i;
 81
 82
              pthread_create(&threads[t], NULL, convolve_thread,
 83
     (void*)&thread_args[t]);
 84
         }
 85
 86
         for (int t = 0; t < num_threads; ++t) {</pre>
 87
              pthread_join(threads[t], NULL);
         }
 88
 89
     }
 90
 91
     int main() {
 92
         int image[IMAGE_ROWS][IMAGE_COLS];
 93
         int kernel[KERNEL_ROWS][KERNEL_COLS] = {
 94
              \{1, 0, -1, 0, 1, 0, -1, 0\},\
 95
              \{1, 0, -1, 0, 1, 0, -1, 0\},\
 96
              \{1, 0, -1, 0, 1, 0, -1, 0\},\
 97
             \{1, 0, -1, 0, 1, 0, -1, 0\},\
 98
              \{1, 0, -1, 0, 1, 0, -1, 0\},\
 99
              \{1, 0, -1, 0, 1, 0, -1, 0\},\
100
              \{1, 0, -1, 0, 1, 0, -1, 0\},\
101
              \{1, 0, -1, 0, 1, 0, -1, 0\}
102
         };
         int result[RESULT_ROWS][RESULT_COLS];
103
104
         // Transpose the kernel matrix
105
         // Use a simple pattern to fill the image matrix
         for (int i = 0; i < IMAGE_ROWS; ++i) {
106
107
              for (int j = 0; j < IMAGE\_COLS; ++j) {
108
                  image[i][j] = (i * IMAGE_COLS + j) % 256; // Use a 0-255
     pattern to fill the image
109
              }
110
         }
111
         struct timeval start, end;
         double interval;
112
113
         gettimeofday(&start, NULL);
114
         convolve_better((int *)image, IMAGE_ROWS, IMAGE_COLS, (int *)kernel,
     KERNEL_ROWS, KERNEL_COLS, (int *)result);
         // convolve_bhr((int *)image, IMAGE_ROWS, IMAGE_COLS, (int *)kernel,
115
     KERNEL_ROWS, KERNEL_COLS, (int *)result);
116
         gettimeofday(&end, NULL);
117
         interval = (end.tv_sec - start.tv_sec) * 1000.0 + (end.tv_usec -
     start.tv_usec) / 1000.0;
118
119
         // Print the execution time
         printf("Convolution operation time: %f milliseconds\n", interval);
120
121
         printf("\n[!] Result matrix:\n");
         // Print the result matrix
122
123
         for (int i = 0; i < RESULT_ROWS; ++i) {
```

```
for (int j = 0; j < RESULT_COLS; ++j) {
    printf("%d ", result[i][j]);

126     }

127     printf("\n");

128     }

129

130     return 0;

131 }</pre>
```

### 4.2.2 利用 GPU 进行优化

#### 4.2.2.1 GPU 尝试思路

由于本次实验是进行卷积的运算,我们不难想到卷积和图形处理有关,而GPU比起CPU更擅长对图形数据的处理,我们可以利用GPU来进行卷积的运算来达到优化的目的

#### 4.2.2.2 代码实现

我们修改convolve函数,使可以在GPU下运行convolve\_gpu的新函数

```
1 #include <stdio.h>
 2
   #include <sys/time.h>
 3
   #define IMAGE_ROWS 14
 4
   #define IMAGE_COLS 14
 5
   #define KERNEL_ROWS 8
   #define KERNEL_COLS 8
 7
   #define RESULT_ROWS (IMAGE_ROWS - KERNEL_ROWS + 1)
   #define RESULT_COLS (IMAGE_COLS - KERNEL_COLS + 1)
9
10
   // 原始的 CPU 版本的 convolve 函数
11
12
   void convolve_cpu(const int *image, size_t image_rows, size_t image_cols,
13
                      const int *kernel, size_t kernel_rows, size_t
    kernel_cols,
                      int *result) {
14
15
        for (size_t i = 0; i <= image_rows - kernel_rows; ++i) {</pre>
            for (size_t j = 0; j \leftarrow image\_cols - kernel\_cols; ++j) {
16
                int sum = 0;
17
                for (size_t ki = 0; ki < kernel_rows; ++ki) {</pre>
18
19
                     for (size_t kj = 0; kj < kernel_cols; ++kj) {</pre>
                         sum += image[(i + ki) * image\_cols + (j + kj)] *
20
    kernel[ki * kernel_cols + kj];
21
                     }
22
23
                 result[i * (image_cols - kernel_cols + 1) + j] = sum;
24
            }
        }
25
26
27
    // CUDA 核函数
28
    __global__ void convolve_gpu(const int *image, size_t image_rows, size_t
    image_cols,
                                  const int *kernel, size_t kernel_rows, size_t
30
    kernel_cols,
31
                                  int *result) {
```

```
int i = blockIdx.y * blockDim.y + threadIdx.y;
32
33
        int j = blockIdx.x * blockDim.x + threadIdx.x;
34
        if (i < image_rows - kernel_rows + 1 && j < image_cols - kernel_cols +</pre>
35
    1) {
36
            int sum = 0;
            for (size_t ki = 0; ki < kernel_rows; ++ki) {</pre>
37
38
                for (size_t kj = 0; kj < kernel_cols; ++kj) {</pre>
39
                    sum += image[(i + ki) * image\_cols + (j + kj)] * kernel[ki]
    * kernel_cols + kj];
40
41
            }
            result[i * (image_cols - kernel_cols + 1) + j] = sum;
42
43
        }
44
45
    double getCurrentTime() {
46
47
        struct timeval tv;
48
        gettimeofday(&tv, NULL);
49
        return tv.tv_sec + tv.tv_usec / 1000000.0;
50
    }
51
52
    int main() {
53
        int image[IMAGE_ROWS * IMAGE_COLS];
54
        int kernel[KERNEL_ROWS * KERNEL_COLS] = {
55
            1, 0, -1, 0, 1, 0, -1, 0,
            1, 0, -1, 0, 1, 0, -1, 0,
56
57
            1, 0, -1, 0, 1, 0, -1, 0,
58
            1, 0, -1, 0, 1, 0, -1, 0,
59
            1, 0, -1, 0, 1, 0, -1, 0,
            1, 0, -1, 0, 1, 0, -1, 0,
60
61
            1, 0, -1, 0, 1, 0, -1, 0,
            1, 0, -1, 0, 1, 0, -1, 0
62
63
        };
        int result_cpu[RESULT_ROWS * RESULT_COLS];
64
65
        int result_gpu[RESULT_ROWS * RESULT_COLS];
66
        int *d_image, *d_kernel, *d_result;
67
        // 使用简单的模式填充图像矩阵
68
69
        for (int i = 0; i < IMAGE_ROWS; ++i) {
70
            for (int j = 0; j < IMAGE\_COLS; ++j) {
                image[i * IMAGE_COLS + j] = (i * IMAGE_COLS + j) % 256; // 使用
71
    0-255之间的模式填充图像
72
            }
73
        }
74
75
        // 分配设备内存
76
        cudaMalloc((void **)&d_image, IMAGE_ROWS * IMAGE_COLS * sizeof(int));
        cudaMalloc((void **)&d_kernel, KERNEL_ROWS * KERNEL_COLS *
77
    sizeof(int));
78
        cudaMalloc((void **)&d_result, RESULT_ROWS * RESULT_COLS *
    sizeof(int));
79
80
        // 将数据从主机内存复制到设备内存
        cudaMemcpy(d_image, image, IMAGE_ROWS * IMAGE_COLS * sizeof(int),
81
    cudaMemcpyHostToDevice);
```

```
82
         cudaMemcpy(d_kernel, kernel, KERNEL_ROWS * KERNEL_COLS * sizeof(int),
     cudaMemcpyHostToDevice);
 83
 84
         dim3 threadsPerBlock(16, 16);
 85
         dim3 numBlocks((RESULT_COLS + threadsPerBlock.x - 1) /
     threadsPerBlock.x,
                        (RESULT_ROWS + threadsPerBlock.y - 1) /
 86
     threadsPerBlock.y);
 87
         double start, end;
 88
 89
 90
         // 在 CPU 上运行原始的 convolve 函数并计时
         start = getCurrentTime();
 91
         convolve_cpu(image, IMAGE_ROWS, IMAGE_COLS, kernel, KERNEL_ROWS,
 92
     KERNEL_COLS, result_cpu);
 93
         end = getCurrentTime();
         printf("CPU Convolution operation time: %f milliseconds\n", (end -
 94
     start) * 1000.0);
 95
 96
         // 调用 CUDA 核函数并计时
 97
         start = getCurrentTime();
 98
         convolve_gpu<<<numBlocks, threadsPerBlock>>>(d_image, IMAGE_ROWS,
     IMAGE_COLS,
 99
                                                      d_kernel, KERNEL_ROWS,
     KERNEL_COLS,
100
                                                      d_result);
101
         cudaDeviceSynchronize();
102
         end = getCurrentTime();
103
         printf("GPU Convolution operation time: %f milliseconds\n", (end -
     start) * 1000.0);
104
         // 将结果从设备内存复制到主机内存
105
106
         cudaMemcpy(result_gpu, d_result, RESULT_ROWS * RESULT_COLS *
     sizeof(int), cudaMemcpyDeviceToHost);
107
         // 输出结果比较
108
109
         printf("\nCPU Convolution Result:\n");
         for (int i = 0; i < RESULT_ROWS; ++i) {
110
111
             for (int j = 0; j < RESULT_COLS; ++j) {
112
                 printf("%d ", result_cpu[i * RESULT_COLS + j]);
113
             }
             printf("\n");
114
115
         }
116
117
         printf("\nGPU Convolution Result:\n");
118
         for (int i = 0; i < RESULT_ROWS; ++i) {
119
             for (int j = 0; j < RESULT_COLS; ++j) {
120
                 printf("%d ", result_gpu[i * RESULT_COLS + j]);
121
             }
             printf("\n");
122
123
         }
124
         // 释放设备内存
125
126
         cudaFree(d_image);
127
         cudaFree(d_kernel);
128
         cudaFree(d_result);
```

```
129 return 0;
130 }
```

其核心思路就是分配设备内存,将数据从主机内存复制到设备内存,然后在GPU上进行运行,运行结束后可以释放设备内存。

#### 4.2.2.3 运行结果

我们运行程序,发现结果输出如下

```
chao@GaoZhengChao:~/cuda$ ./convolution gpu
CPU Convolution operation time: 0.015020 milliseconds
GPU Convolution operation time: 1.977921 milliseconds
CPU Convolution Result:
-32 -32 -32 -32 -32 -32
-32 -32 -32 -32 -32 -32
-32 -32 -32 -32 -32 -32
-32 -32 -32 -32 -32 -32
-32 -32 -32 -32 -32 -32
-32 -32 -32 -32 -32 -32
-32 -32 -32 -32 -32 -32
GPU Convolution Result:
-32 -32 -32 -32 -32 -32
-32 -32 -32 -32 -32 -32
-32 -32 -32 -32 -32 -32
-32 -32 -32 -32 -32 -32
-32 -32 -32 -32 -32 -32
-32 -32 -32 -32 -32 -32
-32 -32 -32 -32 -32 -32
sh: 1: paues: not found
```

#### 4.2.2.4 结果分析

我们运行程序不难发现,GPU的运行时间远远大于CPU的运行时间,这不仅另外陷入了深深的思考,我们类比上一次的实验我猜测可能是以下原因:

- 1. 数据传输时间:在GPU计算之前和计算之后,需要进行数据的传输,包括将输入数据从主机内存复制到设备内存,以及将计算结果从设备内存复制回主机内存。这些数据传输的时间可能在GPU计算时间中占据了很大的比例,尤其是对于像素数目较少的小图像,数据传输所占时间可能更加显著。
- 2. 并行度不足:尽管GPU具有大量的线程并行计算的能力,但是在这个例子中,你的线程块 (blocks)大小为16x16,这可能不足以充分利用GPU的计算资源。特别是,如果你的GPU具有大量的CUDA核心,但是每个线程块中的线程数量较少,可能会导致GPU计算效率较低。
- 3. 算法实现不优化:尽管使用了GPU并行计算,但是你的算法实现可能并没有充分地利用GPU的优势。例如,尝试使用共享内存来减少全局内存访问,或者尝试使用更高效的算法来执行卷积运算。
- 4. 内存访问模式: GPU对内存访问的延迟很敏感,如果访问模式不佳,会导致性能下降。在卷积操作中,内存访问通常是不连续的,可能会导致访问效率不高。

综上所述,要解决GPU运行时间远大于CPU运行时间的问题,我认为可以尝试以下方法:

- 1. 优化数据传输,减少主机和设备之间的数据传输量。
- 2. 调整线程块大小以更好地利用GPU的并行计算能力。

- 3. 优化算法实现,以更好地利用GPU的计算资源。
- 4. 优化内存访问模式,以提高内存访问效率。

#### 4.2.2.5 新的尝试

基于上次实验,我猜测是数据量太小的缘故,我发现原本的矩阵大小是8×8大小的,数据规模十分小,于是我将数据改大为500×500的矩阵。

```
1 #define IMAGE_ROWS 500
2 #define IMAGE_COLS 500
```

运行结果如下,我们果然发现在大数据面前,GPU比起CPU对数据的处理更加快捷有效

```
    chao@GaoZhengChao:~/cuda$ nvcc -o test test.cu
    chao@GaoZhengChao:~/cuda$ ./test
    CPU Convolution operation time: 55.550814 milliseconds
    GPU Convolution operation time: 3.376007 milliseconds
```

## 5 基准测试

为评估优化效果,在多线程实验前,先进行单线程的基准测试。

除 5.5 部分外, 其余部分均使用 2048x2048 的 Image。

### 5.1 环境说明

通过查询资料得知,实验环境中的 CPU 采用了 Intel 的"性能混合架构",其 14 个核心中,有 6 个属于高性能(主频高,核心规模大,完整的超标量设计,支持超线程)的 P 核心,8 个属于性能较低(主频低,核心规模小,超标量设计少,不支持超线程),能耗较低的 E 核心。

在实验中, 我们发现:

- 程序并非自始至终运行在同一个核心上,操作系统内核会对其进行核心间的调度
- 同类核心间的调度对程序运行时间影响不大
- 不同核心间的调度对程序的运行时间影响较大, 会产生较大的性能开销

### 5.2 单线程基准性能

- 为保证单线程效率最优,使用 -o3 编译器优化,最大程度降低因代码写法和函数调用造成的性能开销
- 使用 taskset -c 0-11 实现核心绑定,绑定 NTT 可执行文件到该 CPU 的 P 核心,从而最大程度减少因程序在 P 核心与 E 核心之间调度而造成的性能开销
- 使用 perf 工具实现简单的 Profiling , 在指令层面测试性能 , 参数为 stat -d -d -d ./ntt
- 最终运行程序的完整命令为: taskset -c 0-11 /usr/bin/perf stat -d -d -d ./ntt
- 为保证 CPU 不出现较为严重的过热降频,两次测试之间间隔 5s, 共测试 10 次

### 5.2.1 测试数据

- T: perf 工具采集的 CPU 时间,单位为 ms
- F: perf 工具采集的 CPU 频率,单位为 GHz
- I: perf 工具采集的 CPU 指令数
- C: perf 工具采集的 CPU 周期数
- IPC: Instruction Per Cycle,每个周期执行的指令数,体现指令 Latency

| 次数 | Т      | F        | I             | С           | IPC  |
|----|--------|----------|---------------|-------------|------|
| 1  | 117.23 | 4.488GHz | 2,085,870,139 | 526,163,652 | 3.96 |
| 2  | 116.63 | 4.396GHz | 1,908,236,033 | 512,708,690 | 3.72 |
| 3  | 116.09 | 4.394GHz | 1,881,994,240 | 510,153,366 | 3.69 |
| 4  | 116.07 | 4.377GHz | 1,908,471,289 | 508,020,127 | 3.76 |
| 5  | 117.56 | 4.422GHz | 2,046,204,177 | 519,866,634 | 3.94 |
| 6  | 116.99 | 4.417GHz | 1,993,222,271 | 516,791,875 | 3.86 |

| 次数  | Т      | F        | I             | С            | IPC  |
|-----|--------|----------|---------------|--------------|------|
| 7   | 122.38 | 4.181GHz | 2,072,068,168 | 511,642,947  | 4.05 |
| 8   | 120.21 | 4.150GHz | 2,012,480,969 | 498,830,764  | 4.03 |
| 9   | 117.37 | 4.401GHz | 1,974,808,995 | 516,534,570  | 3.82 |
| 10  | 119.96 | 4.166GHz | 1,939,442,804 | 499,800,950  | 3.88 |
| avg | 118.05 | 4.34     | 1982279908.50 | 512051357.50 | 3.87 |

## 5.3 最终优化性能

• T: perf 工具采集的 CPU 时间,单位为 ms

• F: perf 工具采集的 CPU 频率,单位为 GHz

• I: perf 工具采集的 CPU 指令数

• C: perf 工具采集的 CPU 周期数

• IPC: Instruction Per Cycle,每个周期执行的指令数,体现指令 Latency

| 次数  | Т     | F        | T            | С            | IPC  |
|-----|-------|----------|--------------|--------------|------|
| 1   | 76.02 | 3.813GHz | 528,306,004  | 289,913,944  | 1.82 |
| 2   | 71.12 | 4.422GHz | 385,079,653  | 314,491,586  | 1.22 |
| 3   | 73.67 | 3.987GHz | 456,454,890  | 293,716,099  | 1.55 |
| 4   | 71.18 | 4.301GHz | 465,015,054  | 306,158,747  | 1.52 |
| 5   | 72.63 | 4.135GHz | 408,014,340  | 300,330,166  | 1.36 |
| 6   | 72.34 | 4.191GHz | 392,112,900  | 303,138,686  | 1.29 |
| 7   | 72.29 | 4.144GHz | 414,704,785  | 299,553,286  | 1.38 |
| 8   | 70.56 | 4.323GHz | 375,516,391  | 305,068,929  | 1.23 |
| 9   | 74.87 | 3.878GHz | 506,310,443  | 290,297,536  | 1.74 |
| 10  | 74.98 | 3.918GHz | 466,228,341  | 293,797,295  | 1.59 |
| avg | 72.97 | 4.11     | 439774280.10 | 299646627.40 | 1.47 |

## 5.4 初步结论

观察以上基准测试数据,发现 SIMD 可以大幅减少 CPU 的指令数和周期数,但是也会大幅劣化 IPC,猜测有以下原因:

- 虽然本次实验中使用的 CPU 是超标量设计,但是 SIMD 指令仍需要更多的 CPU 资源,同时由于用于测试的 CPU 未关闭超线程,这些资源在其他地方也有需求,那么使用SIMD可能会导致资源竞争,从而降低IPC。
- SIMD指令通常需要大量的数据。本次实验使用的内存为 DDR5 4800MHz,内存带宽约为 60G/s,内存带宽有可能不足以满足需求,CPU 花费了更多的时间等待数据,从而降低 IPC。

#### 同时观察最终优化的 perf 数据:

```
Performance counter stats for './convolution':
 1
 2
 3
                 74.87 msec task-clock:u
                                                                  0.992 CPUs
    utilized
                     0
                            context-switches:u
                                                                  0.000 /sec
 4
 5
                            cpu-migrations:u
                                                                  0.000 /sec
 6
                 8,222
                            page-faults:u
                                                             # 109.824 K/sec
         <not counted>
                            cpu_atom/cycles/u
 7
                        (0.00\%)
 8
           290,297,536
                            cpu_core/cycles/u
                                                                3.878 GHz
                        (27.96\%)
                            cpu_atom/instructions/u
         <not counted>
 9
                        (0.00\%)
                            cpu_core/instructions/u
10
           506,310,443
                        (35.88\%)
11
         <not counted>
                            cpu_atom/branches/u
                        (0.00\%)
                           cpu_core/branches/u
12
            98,797,978
                                                            # 1.320 G/sec
                        (43.90\%)
13
         <not counted>
                            cpu_atom/branch-misses/u
                       (0.00\%)
14
               179,760
                            cpu_core/branch-misses/u
                       (51.91\%)
15
                 TopdownL1 (cpu_core)
                                                             61.2 %
    tma_backend_bound
16
                                                             0.8 %
    tma_bad_speculation
17
                                                             3.1 %
    tma_frontend_bound
18
                                                             34.9 % tma_retiring
                (59.93\%)
           123,770,444
                         L1-dcache-loads:u
                                                                1.653 G/sec
19
                        (67.94\%)
20
             1,625,661
                          L1-dcache-load-misses:u
                        (69.86\%)
                   932
                            LLC-loads:u
                                                              # 12.449 K/sec
21
                        (73.87\%)
                          LLC-load-misses:u
22
                   625
                        (77.88\%)
                            L1-icache-load-misses:u
23
                 3,665
                        (32.06\%)
24
           150,763,503
                            dTLB-loads:u
                                                             # 2.014 G/sec
                        (30.14\%)
                            dTLB-load-misses:u
25
                    57
                       (26.13\%)
                          iTLB-load-misses:u
26
                   122
                       (22.12\%)
```

可以发现 cache miss 率较低,同时分支预测失败率较低,同时根据性能计数器数据, perf 工具推算出后端瓶颈为 61.2%,我们推测优化后程序主要为 Memory\_Bound,即内存读写是瓶颈。最终优化后的程序已经能够较为充分地利用 CPU 的执行单元。

## 5.5 单线程与优化后性能对比,不同 Image 大小下的性能

从 16x16 开始,每次将 Image 的两边长加倍,分别使用无优化和最终优化两种方式运行,计算运行时间:

• Size: Image 的大小

• T1:无优化的运行时间,单位为 ms,下同

• T2: 最终优化的运行时间

| Size      | T1     | T2     | T1/T2 |
|-----------|--------|--------|-------|
| 16x16     | 0.30   | 0.32   | 0.94  |
| 32x32     | 0.34   | 0.33   | 1.03  |
| 64x64     | 0.42   | 0.37   | 1.14  |
| 128x128   | 0.77   | 0.62   | 1.24  |
| 256x256   | 2.18   | 1.66   | 1.31  |
| 512x512   | 8.43   | 5.25   | 1.61  |
| 1024x1024 | 30.28  | 18.47  | 1.64  |
| 2048x2048 | 118.76 | 72.68  | 1.63  |
| 4096x4096 | 473.19 | 288.89 | 1.64  |
| 10        | 74.98  | #REF!  |       |



## 5.6 Profiling

本次实验主要使用 SIMD 指令集,因此使用 Intel VTune 进行 Microarchitecture 分析:

## 

Clockticks: 20,401,200,000
 Instructions Retired: 45,762,300,000
 CPI Rate : 0.446

Netiring ②: 100.0% ▶ of Pipeline Slots
 Front-End Bound ③: 25.5% ▶ of Pipeline Slots
 Bad Speculation ③: 0.0% of Pipeline Slots
 Back-End Bound ③: 100.0% ▶ of Pipeline Slots

E-Core:

Average CPU Frequency ①: 4.3 GHz
Total Thread Count: 3
Paused Time ②: 0s

#### 观察到主要为 Back-End Bound:

|        |                                      | 100 | 0.0% ▶ | of Pipeline Slots |  |
|--------|--------------------------------------|-----|--------|-------------------|--|
|        |                                      | 100 | 0.0% ▶ | of Pipeline Slots |  |
|        |                                      | 25  | .8%    | of Clockticks     |  |
| (3     | DTLB Overhead <sup>③</sup> :         | 0   | .2%    | of Clockticks     |  |
|        | Loads Blocked by Store Forwarding 3: | 0   | .1%    | of Clockticks     |  |
|        | Lock Latency <sup>③</sup> :          | 22  | .4%    | of Clockticks     |  |
|        | Split Loads <sup>①</sup> :           | 6   | .4%    | of Clockticks     |  |
|        | 4K Aliasing <sup>③</sup> :           | 0   | .0%    | of Clockticks     |  |
|        | FB Full <sup>③</sup> :               | 1   | .5%    | of Clockticks     |  |
| L      | 2 Bound <sup>③</sup> :               | 0   | .3%    | of Clockticks     |  |
| ⊙ L    | 3 Bound <sup>⑦</sup> :               | 0   | .2%    | of Clockticks     |  |
| ③ D    | PRAM Bound ③:                        | 0   | .2%    | of Clockticks     |  |
| ③ S    | tore Bound ②:                        | 2   | .2%    | of Clockticks     |  |
| O Core | Bound ®:                             | 100 | ).0% ▶ | of Pipeline Slots |  |
|        |                                      |     |        |                   |  |

在 Memory Bound 中,主要为 L1 Bound 中的 Lock Latency,说明优化后仍存在资源竞争和数据依赖性,导致性能瓶颈,可以在访存上做进一步优化。

<sup>\*</sup>N/A is applied to metrics with undefined value. There is no data to calculate the metric.

| Back-End Bound <sup>③</sup> :              | 100.0% ▶ | of Pipeline Slots |
|--------------------------------------------|----------|-------------------|
| Memory Bound <sup>③</sup> :                | 100.0% ▶ | of Pipeline Slots |
| ○ Core Bound ②:                            | 100.0% ▶ | of Pipeline Slots |
| Divider ①:                                 | 0.0%     | of Clockticks     |
| Serializing Operations ⊕:                  | 1.6%     | of Clockticks     |
| Slow Pause ⑦:                              | 0.0%     | of Clockticks     |
| C01 Wait <sup>①</sup> :                    | 0.0%     | of Clockticks     |
| C02 Wait <sup>①</sup> :                    | 0.0%     | of Clockticks     |
| Memory Fence <sup>⊚</sup> :                | 0.0%     | of Clockticks     |
|                                            | 12.1%    | of Clockticks     |
| Ocycles of 0 Ports Utilized :              | 0.0%     | of Clockticks     |
| Cycles of 1 Port Utilized <sup>③</sup> :   | 12.0%    | of Clockticks     |
| Cycles of 2 Ports Utilized 3:              | 13.0%    | of Clockticks     |
| ○ Cycles of 3+ Ports Utilized ②:           | 36.5%    | of Clockticks     |
| ALU Operation Utilization ②:               | 32.8%    | of Clockticks     |
| Port 0 <sup>③</sup> :                      | 30.6%    | of Clockticks     |
| Port 1 <sup>®</sup> :                      | 28.9%    | of Clockticks     |
| Port 6 <sup>③</sup> :                      | 52.1%    | of Clockticks     |
| Load Operation Utilization ©:              | 15.1%    | of Clockticks     |
| Store Operation Utilization <sup>③</sup> : | 7.9%     | of Clockticks     |
|                                            |          |                   |

在 Core Bound 中 Cycles of 3+ Ports Utilized 较高,即需要 3 个以上 uop 的指令使用较多,因此该优化能够有效利用 ALU 等核心资源,达到了使用 SIMD 优化的目的,符合使用 SIMD 优化的原理。

## 6 实验结果与优化分析

根据 基准测试中的数据, 计算得出加速比:

$$\frac{118.05}{72.97}\approx 1.62$$

相比于理想的加速结果(加速比为 4~8),该加速比并不高,通过 Profiling 得知,造成该现象的原因主要是存在资源竞争和数据依赖性,导致性能瓶颈,要想继续提高加速比,应该在访存顺序上继续优化,继续减少 cache miss,提高 cache 利用率。

SIMD 指令以较高的 Latency 为代价实现了更高吞吐量,使得 CPU 在常数个 cycle 内可以处理更多数据。但对于本题的场景,两行之间的访存会造成一定的 cache miss,从而导致性能提升不及预期。在 SIMD 相关的实现中,需要重视访存顺序,在配合多线程的 SIMD 实现中,需要考虑 CPU 本身超线程带来的核内微架构资源竞争问题。

# 7参考资料

- 1. https://zhuanlan.zhihu.com/p/591900754
- 2. <a href="https://www.cnblogs.com/MrSaver/p/10356293.html">https://www.cnblogs.com/MrSaver/p/10356293.html</a>

# 8 附录

- 1. simd.c SIMD 指令集的AVX2优化最终实现代码
- 2. cwl\_thread.c 指令集与多线程优化实现代码
- 3. my\_convolution.c SIMD 指令集优化的SSE优化
- 4. convolution\_gpu.cu 卷积运算的GPU优化